可获得 ti 工程师凯发k8国际官网首页入口的技术支持的 ti e2e™ 论坛
所有内容均由 ti 和社区贡献者按“原样”提供,并不构成 ti 规范。请参阅。
如果您对质量、包装或订购 ti 产品有疑问,请参阅 。
三个高性能数字锁相环 (dpll) 与模拟锁相环 (apll) 配对
lmk5c33414a 是一款高性能网络同步器和抖动清除器,旨在满足无线通信和基础设施应用的严格要求。
该网络同步器集成了三个 dpll,可通过可编程环路带宽提供无中断切换和抖动衰减功能,无需外部环路滤波器,更大限度地提升了灵活性和易用性。每个 dpll 相位将配对的 apll 锁定到基准输入。
apll3 具有采用 ti 专有体声波 (baw) 技术的超高性能 pll,可在 491.52mhz 频率下生成具有 42fs(典型值)/60fs(最大值)rms 抖动的输出时钟,而不受 dpll 基准输入的频率和抖动特性的影响。apll2 和 apll1 提供用于第二或第三频率域和/或同步域的选项。
基准验证电路可监控 dpll 参考时钟,并在检测到切换事件时在时钟间执行无中断切换。可以启用零延迟模式 (zdm) 和相位抵消,控制从输入到输出的相位关系。
该器件可通过 i2c 或 spi 接口进行全面编程。板载 eeprom 可用于自定义系统启动时钟。该器件还具有出厂默认的 rom 配置文件作为备用选项。
类型 | 标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | | | | | 2021年 3月 3日 |
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
封装 | 引脚 | cad 符号、封装和 3d 模型 |
---|---|---|
64 |
所有内容均由 ti 和社区贡献者按“原样”提供,并不构成 ti 规范。请参阅。
如果您对质量、包装或订购 ti 产品有疑问,请参阅 。